網站首頁 工作範例 辦公範例 個人範例 黨團範例 簡歷範例 學生範例 其他範例 專題範例

數位電路實訓心得體會_數位電路實習總結報告(精選3篇)

欄目: 實習心得體會 / 釋出於: / 人氣:4.77K

數位電路實訓心得體會_數位電路實習總結報告 篇1

數位電路又可稱為邏輯電路,通過與(&),或(>=1),非(o),異或(=1),同或(=)等閘電路來實現邏輯。

數位電路實訓心得體會_數位電路實習總結報告(精選3篇)

邏輯電路又可分為組合邏輯電路和時序邏輯電路。組合邏輯電路是指在某一時刻的輸出狀態僅僅取決於在該時刻的輸入狀態,而與電路過去的狀態無關。

TTL和CMOS電路:TTL是電晶體輸入電晶體輸出邏輯的縮寫,它用的電源為5V。CMOS電路是由PMOS管和NMOS管(源極一般接地)組合而成,電源電壓範圍較廣,從1.2V-18V都可以。

CMOS的推輓輸出:輸出高電平時N管截止,P管導通;輸出低電平時N管導通,P管截止。輸出電阻小,因此驅動能力強。

CMOS門的漏極開路式:去掉P管,輸出端可以直接接在一起實現線與功能。如果用CMOS管直接接在一起,那麼當一個輸出高電平,一個輸出低電平時,P管和N管同時導通,電流很大,可能燒燬管子。單一的管子導通,只是溝道的導通,電流小,如果兩個管子都導通,則形成電流回路,電流大。

輸入輸出高阻:在P1和N1管的漏極再加一個P2管和N2管,,當要配置成高阻時,使得P2和N2管都不導通,從而實現高阻狀態。

靜態電流:輸入無狀態反轉(高低電平變換)情況下的電流。

動態電流:電路在邏輯狀態切換過程中產生的功耗,包括瞬間導通功耗和負載電容充放電功耗兩部分。閘電路的上升邊沿和下降邊沿是不可避免的,因此在輸入電壓由高到低或由低變高的過程中到達Vt附近時,兩管同時導通產生尖峰電流。該損耗取決於輸入波形的好壞(CMOS工藝),電源電壓的大小和輸入訊號的重複頻率。電路的負載電容的充放電也是很大的一部分。

ESD保護:Electro-Staticdischarge, 靜電放電。

輸入輸出緩衝器:是緩衝器,不是快取器,就是一個CMOS閘電路。輸入緩衝器的作用主要是1,TTL/CMOS電平轉換介面;2,過濾外部輸入訊號噪聲。輸出緩衝器的作用是增加驅動能力。

配成輸入模式不一定比輸出模式更省電:輸入模式時輸入緩衝器會開啟,而輸出模式時輸出緩衝器會開啟。

TESEO上GPIO資料暫存器讀寫的注意點:

配置成普通GPIO時,如果配置成輸出口,那麼寫資料暫存器會直接輸出該電平,讀資料暫存器實際就是讀鎖存器中最後一次被寫入的值。如果被配置成輸入口,並且上下拉使能的話,那麼寫資料暫存器就是配置上下拉電阻,而讀資料暫存器就是讀輸入引腳的緩衝器,返回的是該引腳的當前電平狀況。有些平臺會有專門的狀態暫存器,無論當前引腳被配置成輸入還是輸出,讀該專門的狀態暫存器都返回該引腳的當前電平狀況。

引腳的BOOT state是指在上電重啟或硬重啟時引腳的狀態,reset release之後的狀態為reset state,reset state和state有可能不一樣。TESEO的UART0_TX為boot1,該引腳的訊號在上電重啟或硬重啟時會被鎖存,以備reset release時給default register map用。

IO的電源電壓配置:IO引腳歸屬於不同IOring,不同的IO ring可以被輸入不同的電壓。CPU在判決IO的邏輯電平時會和IO ring的電平(乘以高低電平的係數)作比較。

數位電路中的擺幅:輸入擺幅和輸出擺幅。輸入擺幅指的是最低輸入高電平和最高輸入低電平的差值,輸出擺幅指的是最低輸出高電平和最高輸出低電平之間的差值,TTL的擺幅偏小。

在時序邏輯電路里,如果輸入的時鐘停止,那麼整個電路的功耗很低,原因是時序邏輯電路里的很多小單元的輸出是由時鐘驅動的,時鐘停止,基本就是高阻態。如果將整個模組的電斷了,那麼就會更加省電。

猜你感興趣:

串列埠通訊電路,如果將其關掉,一般RX線上會是低電平,如果檢測到高電平,就會產生中斷,這個時候就可以重啟開啟串列埠,但是第一個位元組由於不在串列埠暫存器裡面,因此,資料會丟失。

數位電路實訓心得體會_數位電路實習總結報告 篇2

通過一週的電子設計,我學會了如何將書本上學到的知識應用與實踐,學會了一些基本的電子電路的設計、模擬與焊接,雖然在這個過程中我遇到了很多麻煩,但是在解決這些問題的過程中我也提高了自身的專業素質,這次設計不僅增強了自己在專業方面的信心,鼓舞了自己,更是一次興趣的培養。

這次電子實習,我所選的課題是“倒計時光控跑馬燈”,當拿到選題時,我認為這個不是很難。但當認真的考慮時,我才發現一切並非我想的那麼簡單。無論一個多麼簡單的課題,他所牽涉的知識比較多的,比如我這個選題不僅僅包括許多模電器件和數電器件,它還包含許多以前我沒有接觸或熟知的器件。所以我在設計時也在不斷的學習,瞭解每一個器件的結構、工作原理及其運用。經過與搭檔的多次交流,我們才確定了最後的電路方案,然後在多次的電路模擬之中,我們又進行了更加完善的修改,以達到萬無一失。

第三天的任務主要是焊接自己設計的電路板。開始,我們都充滿了好奇,畢竟這是第一次走進實驗室去焊接電路板。不過才過了一天,所有的好奇心都煙消雲散,換而的是苦與累。我這時才知道焊電路板確實是一件苦差事。焊電路板要人非常的細心,並且要有一定的耐心,因為焊接示若稍不注意就會使電路短路或者焊錯。經過一兩天的堅苦奮鬥,終於焊完的。但當我們去測試時卻無法出現預期的結果。然後我沒辦法只得去慢慢檢查,但也查不出個所以然來。我想實際的電路可能與模擬的電路會產生差錯,畢竟模擬的是在虛擬的介面完成的。

所以在接下來的幾天我都在慢慢除錯和修改中度過,想想那幾天過的真的好累,在一次次的失敗中修正卻還是得不到正確的結果。好幾次都想放棄,但最後還是堅持下來。經過多次除錯,最後還是得到正確的結果,那一刻,我感覺如釋重負,感覺很有成就感。 一個星期的電子實習已經過去,但是使我對電子設計有了更的瞭解,使我學了很多,具體如下:1. 基本掌握手工電烙鐵的焊接技能夠獨立的完成簡單電子產品的安裝與焊接。熟悉電子產品裝工藝的生產流程,瞭解電子產品的焊接、除錯與維修方法;2. 熟悉了有關電子設計與模擬軟體的使用,能夠熟練使用普通萬用表;3.熟悉常用電子器件的類別、型號、規格、效能及其使用範圍,能夠靈活的運用

4.增強自己解決問題的能力,利用網上和圖書館的資源,搜尋查詢得到需要的資訊;5.明白了團隊合作的重要性,和搭檔相互討論,

學會了怎麼更好解決問題。

數位電路實訓心得體會_數位電路實習總結報告 篇3

經過了一個學期的電路實訓課的學習,學到了很多的新東西,發現了自己在電路理論知識上面的不足,讓自己能夠真正的把點亮學通學透。

電路實訓,作為一門實實在在的實訓學科,是電路知識的基礎和依據。它可以幫助我們進一步理解鞏固電路學的知識,激發我們對電路的學習興趣。

首先,在對所學的電路理論課而言,實訓給了我們一個很好的把理論應用到實踐的平臺,讓我們能夠很好的把書本知識轉化到實際能力,提高了對於理論知識的理解,認識和掌握。

其次,對於個人能力而言,實訓很好的解決了我們實踐能力不足且得不到很好鍛鍊機會的矛盾,通過實訓,提高了自身的實踐能力和思考能力,並且能夠通過實訓很好解決自己對於理論的學習中存在的一些知識盲點。

對於團隊協作與待人處事方面,實訓讓我們懂得了團隊協作的重要性,教導我們以謙虛嚴謹的態度對待生活中的人與事,以認真負責的態度對待隊友,提高了班級的凝聚力和戰鬥力,通過實訓的積極的討論,理性的爭辯,可以讓我們更加接近真理。

實訓中應注意的有幾點。

一,一定要先弄清楚原理,這樣在做實訓,才能做到心中有數,從而把實訓做好做細。一開始,實訓比較簡單,可能會不注重此方面,但當實訓到後期,需要思考和理解的東西增多,個人能力拓展的方面佔一定比重時,如果還是沒有很好的做好預習和遠離學習工作,那麼實訓大部分會做的很不盡人意。

二,在養成習慣方面,一定要真正的做好實訓前的準備工作,把預習報告真正的學習研究過,並進行初步的實訓資料的估計和實訓步驟的演練,這樣才能在真正實訓中手到擒來,做到了然於心。

不過說實話,在做試驗之前,我以為不會難做,就像以前做的實訓一樣,操作應該不會很難,做完實訓之後兩下子就將實訓報告寫完,直到做完幾次電路實訓後,我才知道其實並不容易做。它真的不像我想象中的那麼簡單,天真的以為自己把平時的理論課學好就可以很順利的完成實訓,事實證明我錯了。

在最後的綜合實訓中,我更是受益匪淺。我和同組同學做的是甲乙類功率放大電路,因為次放大電路主要是類比電子技術的範疇,而自己選修專業與此有很大的聯絡,所以在做綜合實訓設計的時候,本著實踐性,創新性,可行性和有一電工實訓心得體會意義性的原則,選擇了這個實訓。實訓本身的原理並不是很複雜,但那隻針對有過相關學習的同學,對於我這樣的初學者,對於實訓原理的掌握本身就是一個挑戰。通過翻閱有關書籍和查閱相關的資源,加深自己對功放的理解,通過EWB軟體的模擬,比較實訓數值與理論值之間的誤差,最終輸出正確而準確的波形和實訓資料。

總結:電路實訓最後給我留下的是:嚴謹以及求實。能做好的事就要把它做到最好,把生活工作學習當成是在雕刻一件藝術品,真正把心投入其中,最終命運會為你證明你的努力不會白費。