網站首頁 工作範例 辦公範例 個人範例 黨團範例 簡歷範例 學生範例 其他範例 專題範例

數位電路實訓心得體會

欄目: 實習心得體會 / 釋出於: / 人氣:8.65K

數位電路課程是比較複雜的。數位電路實驗是研究和檢驗數位電路理論的實驗。下面是本站帶來的數位電路的實訓心得,僅供參考。

數位電路實訓心得體會

數位電路

數位電路實訓心得篇一:

數位電子技術是一門理論與實踐密切相關的學科,如果光靠理論,我們就會學的頭疼,如果藉助實驗,效果就不一樣了,特別是數位電子技術實驗,能讓我們自己去驗證一下書上的理論,自己去設計,這有利於培養我們的實際設計能力和動手能力。

通過數位電子技術實驗, 我們不僅僅是做了幾個實驗,不僅要學會實驗技術,更應當掌握實驗方法,即用實驗檢驗理論的方法,尋求物理量之間相互關係的方法,尋求最佳方案的方法等等,掌握這些方法比做了幾個實驗更為重要。

在數位電子技術實驗中,我們可以根據所給的實驗儀器、實驗原理和一些條件要求,設計實驗方案、實驗步驟,畫出實驗電路圖,然後進行測量,得出結果。

在數位電子技術實驗的過程中,我們也遇到了各種各樣的問題,針對出現的問題我們會採取相應的措施去解決,比如:

1、線路不通——運用邏輯筆去檢查導線是否可用;

2、晶片損壞——運用晶片檢測儀器檢測晶片是否正常可用以及它的型別;

3、在一些實驗中會使用到示波器,這就要求我們能夠正確、熟悉地使用示波器,通過學習我們學會了如何調節儀器使波形便於觀察,如何在示波器上讀出相關引數,如在最後的考試實驗《555時基電路及其應用》中,我們能夠讀出多諧振盪器的Tpl、Tph和單穩態觸發器的暫態時間Tw,還有有時是因為接入線的問題,此時可以通過換用原裝線來解決。

同時,我們也得到了不少經驗教訓:

1、當實驗過程中若遇到問題,不要盲目的把導線全部拆掉,然後又重新連線一遍,這樣不但浪費時間,而且也無法達到鍛鍊我們動手動腦能力的目的。

此時,我們應該靜下心來,冷靜地分析問題的所在,有可能存在哪一環節,比如實驗原理不正確,或是實驗電路需要修正等等,只有這樣我們的能力才能有所提高。

2、在實驗過程中,要學會分工協作,不能一味的自己動手或是自己一點也不參與其中。

3、在實驗過程中,要互相學習,學習優秀同學的方法和長處,同時也要學會虛心向指導老師請教,當然這要建立在自己獨立思考過的基礎上。

數位電子技術實驗,有利於掌握知識體系與學習方法,有利於激發我們學習的主動性,增強自信心,有利於培養我們的創新鑽研的能力,有利於書本知識技能的鞏固和遷移。通過在數位電子技術實驗中的實踐,我收穫了許多!

數位電路實訓心得篇二:

一、學習前

數位電路實驗是研究和檢驗數位電路理論的實驗。它也是我們電子科學與技術專業接觸到的第一門與專業相關的實驗課程。在選課的時候就感覺對於不擅長動手的我這會是一門很難的課程。

然而我清楚地明白數位電子技術是一門理論與實踐密切相關的學科,如果光靠理論,我們可能會二丈和尚摸不著頭腦,在毫無實踐的情況下學習這門課無疑意義的。如果藉助實驗,效果就不一樣了,特別是數位電子技術實驗,能讓我自己去驗證一下書上的理論,自己去設計,這有利於培養我的實際設計能力和動手能力。

任何事情都是從不會到會,沒有人一出生就會,雖然我的動手能力比較差,但我是懷著認真學習的良好心態來對待這門課程。我相信通過學習,自己可以得到跟好的鍛鍊。

二、學習中

數位電路實驗課,我們先學習了使用Multisim軟體模擬電路。剛開始老師講的真的一點都不懂,都是靠左右的同學幫忙才能完成老師佈置的實驗任務,但後來做的多了慢慢就會了,雖然開始比較糟糕,但後來還是迎頭趕上了。利用這個軟體,我們設計電路的時候可以先在電腦上做一個模擬演習,要是設計出了問題我們就可以先改進,不至於不必要的燒壞元器件,大大的減少了資源的浪費。學會模擬後我們就進入了實驗室進行一系列的“真槍實戰”,剛開始的時候也是一樣,手忙腳亂不知所措,還燒壞了兩個元器件。主要原因還是自己太粗心了,總是把電路接反,以至於元器件發出了“惡臭”。於此,我深感抱歉!老師說“不怕你燒壞元件,就怕你不敢動手去做”。老師的這句話給了我很大的鼓勵!久而久之,在實驗中我也慢慢找到了樂趣,尤其是焊電路。以前我最討厭學習電路,很害怕接觸與“電”相關的實,哪怕只是國中學習的串並聯的簡單電路。然而在我們彭老師的帶領下我居然開始願意自己動手去焊電路,開始時只是抱著試試,玩玩的態度,拿著電烙鐵的時候手都在發抖。但慢慢的,慢慢的居然玩出了樂趣。第一次焊小風扇實驗時,雖然結果失敗了,小風扇沒有轉起來,但真正的完成了一個電路耶,真的太棒了!

三、學習後

時間過得很快,數電實驗課已接近尾聲,回顧學習過程有苦有甜。通過學習有以下幾點經驗:

1、線路不通可以運用邏輯筆去檢查導線是否可用;檢查哪裡是否斷路,導線沒有接好。

2、在實驗過程中切記焦躁,在遇到問題是不要盲目的把導線全部拆掉,然後從新連線,這樣不但不能鍛鍊自己動手動腦的目的而且很浪費時間。此時應該靜下心來認真思考,冷靜分析問題所在,及時修改。

3、在實驗過程中,要互相學習,學習優秀同學的方法和長處,同時也要學會虛心向指導老師請教,當然這要建立在自己獨立思考過的基礎上。

4、在實驗過程中,要學會分工協作,不能一味的自己動手或是自己一點也不參與其中。

四、教學意見

彭老師的幽默,為課程增添了許多的樂趣,他讓我們在輕鬆愉快地氛圍下,完成了實驗任務。老師的悉心教導也讓我們對原本不喜歡的實驗課程產生了濃厚的興趣,從而更好地學習了數位電路,也培養了我們的動手能力。相信在濃厚的興趣之下我們能更好的去完成接下來的課程!

要說這麼課程有什麼不足,我唯有一點小小的意見,就是在分組的時候能不能兩人一組,這樣的話就不會有人濫竽充數,每個人都能投身於焊電路的快樂之中。一個學期的實驗課程學習,讓我對學習專業知識又增加了一些信心,焊電路其實也不是很難,只要你足夠認真的去學習。最後感謝老師一學期的細心教導!

數位電路實訓心得篇三:

在實驗具體操作的過程中,對理論知識(半加器和全加器)也有了更近一步的理解,真正達到了理論指導實踐,實踐檢驗理論的目的。

實驗操作中應特別注意的幾點:

(1)剛開始建立工程時選擇的目標晶片一定要與實驗板上的晶片相對應。

(2)連線電路時要注意保證線與埠連線好,並且注意不要畫到器件圖形符號的虛線框裡面。

(3)頂層檔案的實體名只能有一個,而且注意符號檔案不能與頂層檔案的實體名相同。

(4)儲存波形檔案時,注意檔名必須與工程名一致,因為在多次為一個工程建立波形檔案時,一定要注意儲存時檔名要與工程名一致,否則不能得到正確的模擬結果。

(5)模擬時間區域的設定與輸入波形週期的設定一定要協調,否則得到波形可能不便於觀察或發生錯誤。

心得體會:剛接觸使用一個新的軟體,實驗前一定要做好預習工作,在具體的實驗操作過程中一定要細心,比如在引腳設定時一定要做到“對號入座”,曾經自己由於這一點沒做好耗費了很多時間。實驗中遇到的各種大小問題基本都是自己獨立排查解決的,這對於自己獨立解決問題的能力也是一個極大地提高和鍛鍊,總之這次實驗我獲益匪淺。

數位電路實訓心得篇四:

數位電路又可稱為邏輯電路,通過與(&),或(>=1),非(o),異或(=1),同或(=)等閘電路來實現邏輯。

邏輯電路又可分為組合邏輯電路和時序邏輯電路。組合邏輯電路是指在某一時刻的輸出狀態僅僅取決於在該時刻的輸入狀態,而與電路過去的狀態無關。

TTL和CMOS電路:TTL是電晶體輸入電晶體輸出邏輯的縮寫,它用的電源為5V。CMOS電路是由PMOS管和NMOS管(源極一般接地)組合而成,電源電壓範圍較廣,從1.2V-18V都可以。

CMOS的推輓輸出:輸出高電平時N管截止,P管導通;輸出低電平時N管導通,P管截止。輸出電阻小,因此驅動能力強。

CMOS門的漏極開路式:去掉P管,輸出端可以直接接在一起實現線與功能。如果用CMOS管直接接在一起,那麼當一個輸出高電平,一個輸出低電平時,P管和N管同時導通,電流很大,可能燒燬管子。單一的管子導通,只是溝道的導通,電流小,如果兩個管子都導通,則形成電流回路,電流大。

輸入輸出高阻:在P1和N1管的漏極再加一個P2管和N2管,,當要配置成高阻時,使得P2和N2管都不導通,從而實現高阻狀態。

靜態電流:輸入無狀態反轉(高低電平變換)情況下的電流。

動態電流:電路在邏輯狀態切換過程中產生的功耗,包括瞬間導通功耗和負載電容充放電功耗兩部分。閘電路的上升邊沿和下降邊沿是不可避免的,因此在輸入電壓由高到低或由低變高的過程中到達Vt附近時,兩管同時導通產生尖峰電流。該損耗取決於輸入波形的好壞(CMOS工藝),電源電壓的大小和輸入訊號的重複頻率。電路的負載電容的充放電也是很大的一部分。

ESD保護:Electro-Staticdischarge, 靜電放電。

輸入輸出緩衝器:是緩衝器,不是快取器,就是一個CMOS閘電路。輸入緩衝器的作用主要是1,TTL/CMOS電平轉換介面;2,過濾外部輸入訊號噪聲。輸出緩衝器的作用是增加驅動能力。

配成輸入模式不一定比輸出模式更省電:輸入模式時輸入緩衝器會開啟,而輸出模式時輸出緩衝器會開啟。

TESEO上GPIO資料暫存器讀寫的注意點:

配置成普通GPIO時,如果配置成輸出口,那麼寫資料暫存器會直接輸出該電平,讀資料暫存器實際就是讀鎖存器中最後一次被寫入的值。如果被配置成輸入口,並且上下拉使能的話,那麼寫資料暫存器就是配置上下拉電阻,而讀資料暫存器就是讀輸入引腳的緩衝器,返回的是該引腳的當前電平狀況。有些平臺會有專門的狀態暫存器,無論當前引腳被配置成輸入還是輸出,讀該專門的狀態暫存器都返回該引腳的當前電平狀況。

引腳的BOOT state是指在上電重啟或硬重啟時引腳的狀態,reset release之後的狀態為reset state,reset state和state有可能不一樣。TESEO的UART0_TX為boot1,該引腳的訊號在上電重啟或硬重啟時會被鎖存,以備reset release時給default register map用。

IO的電源電壓配置:IO引腳歸屬於不同IOring,不同的IO ring可以被輸入不同的電壓。CPU在判決IO的邏輯電平時會和IO ring的電平(乘以高低電平的係數)作比較。

數位電路中的擺幅:輸入擺幅和輸出擺幅。輸入擺幅指的是最低輸入高電平和最高輸入低電平的差值,輸出擺幅指的是最低輸出高電平和最高輸出低電平之間的差值,TTL的擺幅偏小。

在時序邏輯電路里,如果輸入的時鐘停止,那麼整個電路的功耗很低,原因是時序邏輯電路里的很多小單元的輸出是由時鐘驅動的,時鐘停止,基本就是高阻態。如果將整個模組的電斷了,那麼就會更加省電。

猜你感興趣:

串列埠通訊電路,如果將其關掉,一般RX線上會是低電平,如果檢測到高電平,就會產生中斷,這個時候就可以重啟開啟串列埠,但是第一個位元組由於不在串列埠暫存器裡面,因此,資料會丟失。